Academic Journals Database
Disseminating quality controlled scientific knowledge

Diseño de un codificador y decodificador digital Reed-Solomon usando programación en VHDL

ADD TO MY LIST
 
Author(s): C. Sandoval | A. Fedón

Journal: Nexo
ISSN 1818-6742

Volume: 21;
Issue: 01;
Start page: 02;
Date: 2008;
VIEW PDF   PDF DOWNLOAD PDF   Download PDF Original page

Keywords: Codificador Reed-Solomon | Diseño de hardware | VHDL

ABSTRACT
En este artículo se presenta un procedimiento práctico para el diseño de un codificador/decodificador Reed-Solomon a través de la descripción funcional usando lenguaje descriptor de hardware (VHDL) con la herramienta de programación Xilinx ISE 9.2i. Este trabajo propone un diseño que usa los beneficios que presenta la programación VHDL, su característica de modularidad, y la estrategia de seccionar el diseño en componentes menos complejos para facilitar el proceso. Además, se detalla la metodología del diseño del decodificador a través de procesamiento paralelo. Para la validación del comportamiento del codificador/decodificador, se realizaron simulaciones con el programa ModelSim XE 5.7c.
Save time & money - Smart Internet Solutions     

Tango Jona
Tangokurs Rapperswil-Jona